• Àü±¹ °æ·Â¹«°ü Çз¹«°ü Á¤±ÔÁ÷
    °æ¿µ¡¤±âȹ¡¤Àü·«, ¿îÀü¡¤¿îÇ×, Àü»ê¡¤IT±â¼úÁö¿ø, Åä¸ñ¡¤Á¶°æ¡¤µµ½Ã¡¤Ãø·®, °ÇÃࡤÀÎÅ׸®¾î¡¤¼³°è, ±â°è¡¤±Ý¼Ó¡¤Àç·á, ±â°è¡¤±Ý¼Ó±â´É, ½Ã¼³¡¤È¯°æ¡¤¾ÈÀü¡¤Ç÷£Æ®, Åë½Å¡¤¸ð¹ÙÀÏ, °æºñ¡¤º¸¾È¡¤°æÈ£
    ~09.23 (È­)(2ÀÏÀü ¼öÁ¤)
  • ÈÞ¸Õ¸®½ºÆå
    FPGA °æ·ÂÁ÷
    ´ëÀü À¯¼º±¸ °æ·Â 3³â¡è ÃÊ´ëÁ¹¡è Á¤±ÔÁ÷
    ¼ÒÇÁÆ®¿þ¾î¡¤Çϵå¿þ¾î, Åë½Å¡¤¸ð¹ÙÀÏ, Àü»ê¡¤IT±â¼úÁö¿ø
    ~09.25 (¸ñ)(2025.07.27 µî·Ï)

óÀ½ÆäÀÌÁöÀÌÀüÆäÀÌÁö155156157158159160161162163164165´ÙÀ½ÆäÀÌÁö¸¶Áö¸·ÆäÀÌÁö