• ÀÌ·¹Å×Å©
    ÀüÀå¹è¼±
    ½ÅÀÔ/(¿¬Â÷¹«°ü) Çз¹«°ü ´ëÀü>µ¿±¸ Á¤±ÔÁ÷¿Ü
    Àü±â¡¤ÀüÀÚ¡¤Åë½Å±â´É, ÀüÀÚ¡¤¹ÝµµÃ¼
    ~01.14 (È­)(2024.11.15 µî·Ï)
  • FPGA °³¹ßÀÚ
    5³â¡è ´ëÁ¹ÀÌ»ó °æ±â>¼º³²½Ã ºÐ´ç±¸ Á¤±ÔÁ÷
    ±â¼ú¿µ¾÷, °æ¿µ¡¤±âȹ¡¤Àü·«, ERP¡¤½Ã½ºÅۺм®¡¤¼³°è
    ä¿ë½Ã(12ÀÏÀü µî·Ï)

óÀ½ÆäÀÌÁöÀÌÀüÆäÀÌÁö109110111112113114115116117118119´ÙÀ½ÆäÀÌÁö¸¶Áö¸·ÆäÀÌÁö